# CIRCUITS COMBINACIONALS

# Índex de conceptes

- Entrades de control (de selecció) i Enable
- Decodificadors
- MUXs
- Buffers TriState
- Comparadors

El sistema digital en el qual la sortida només depèn de l'estat de les variables d'entrada i no depèn d'estats anteriors s'anomena sistema combinacional (combinació de les variables d'entrada).

Qualsevol sistema digital es pot implementar mitjançant portes lògiques a dos nivells, però el circuit resultant pot ser molt complex, amb moltes entrades i difícil de realitzar a la pràctica.

Els sistemes complexos es dissenyen de <u>forma jeràrquica o</u> <u>modular</u>: estan formats per subsistemes, que a la seva vegada, poden estar constituïts per mòduls amb funcions ben determinades i, els quals, es poden realitzar amb dos nivells de portes.

Els mòduls poden ser circuits combinacionals ad hoc (dissenyats específicament) i circuits combinacionals estàndard.

Entre els blocs combinacionals estàndard destaquen els que realitzen tasques de *codificació*, *adreçament i commutació* entre senyals.

Aquests blocs, a més de terminals de dades (entrades i sortides) i terminals de polarització (alimentació elèctrica), acostumen a tenir entrades de control, que modifiquen la funcionalitat del mòdul, inhibint-lo o activant-lo.

- ENABLE: Activa el mòdul si està a 1 (amb ENABLE el mòdul és actiu quan val 0)
- DISABLE: Desactiva el mòdul si està a 1 (amb DISABLE el mòdul es desactiva quan val 0)



**Entrades de control** 

Exemples: porta NAND y porta NOR de 3 entrades activades per una senyal de control



Les entrades de control tenen diferents aplicacions:

- Activar i desactivar circuits per què només siguin operatius en determinats instants de temps (ENABLE, DISABLE)
- Control i lectura de busos
- Selecció de valors de sortida del circuit

#### Descodificadors i codificadors

Una de les funcions més utilitzades en sistemes digitals és la conversió entre diferents codis, ja que són utilitzats per diferents aplicacions. Un exemple:

- Entrada de dades (en BCD)
- Transmissió de dades (en codi de detecció de errors)
- Operacions lògiques i aritmètiques (en codi binari natural)
- Sortida de dades (en BCD)
- Presentació de resultats en un display (en codi de 7 segments)

# **Descodificadors (DEC)**

Són circuits combinacionals que generen els productes canònics d'una combinació binària aplicada a les seves entrades. Tenen n entrades 2<sup>n</sup> sortides

Exemple de descodificador de 3 a 8 línies amb sortida active-high



#### Alguns dels diferents tipus més comuns:

- De 3 a 8 línies: descodificador binari natural
- De 4 a 16 línies: descodificador binari natural
- De 4 a 10 línies: descodificador BCD-decimal
- BCD a 7 segments

#### Exemple de descodificador de 2 a 4 línies amb sortida active-low



| E | $I_1$ | $I_0$ | $\overline{\mathbf{A}}_0$ | $\overline{\mathbf{A}}_{1}$ | $\overline{A}_2$ | $\overline{A}_3$ |
|---|-------|-------|---------------------------|-----------------------------|------------------|------------------|
| 1 | X     | X     | 1                         | 1                           | 1                | 1                |
| 0 | 0     | 0     | 0                         | 1                           | 1                | 1                |
| 0 | 0     | 1     | 1                         | 0                           | 1                | 1                |
| 0 | 1     | 0     | 1                         | 1                           | 0                | 1                |
| 0 | 1     | 1     | 1                         | 1                           | 1                | 0                |



Disseny a nivell de porta

Taula de funcionament

# Exemple de descodificador de 4 a 10 línies BCD-decimal amb sortida active-low

| Entrades<br>A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub>                                    | Sortides<br>Q <sub>0</sub> Q <sub>1</sub> Q <sub>2</sub> Q <sub>3</sub> Q <sub>4</sub> Q <sub>5</sub> Q <sub>6</sub> Q <sub>7</sub> Q <sub>8</sub> Q <sub>9</sub> |
|------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0 0 0 0<br>0 0 0 1<br>0 0 1 0<br>0 0 1 1<br>0 1 0 0<br>0 1 0 1<br>0 1 1 0<br>0 1 1 1<br>1 0 0 0<br>1 0 0 1 | 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                                                                           |
| 1 0 1 0<br>1 0 1 1<br>1 1 0 0<br>1 1 0 1<br>1 1 1 0<br>1 1 1 1                                             | 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                                                                             |



#### Descodificador BCD a 7 segments

- poden activar vàries sortides simultàniament (a diferència dels altres decodificadors)
- poden subministrar corrent per activar els LEDs







| hex      | Inputs        |     |     | C   | utput | S   |     |     |
|----------|---------------|-----|-----|-----|-------|-----|-----|-----|
|          | ABCD          | a   | b   | С   | d     | е   | f   | g   |
|          | LLLL          | ON  | ON  | ON  | ON    | ON  | ON  | OFF |
|          | LLLH          | OFF | ON  | ON  | OFF   | OFF | OFF | OFF |
|          | LLHL          | ON  | ON  | OFF | ON    | ON  | OFF | ON  |
|          | LLHH          | ON  | ON  | ON  | ON    | OFF | OFF | ON  |
|          | LHLL          | OFF | ON  | ON  | OFF   | OFF | ON  | ON  |
| <u>.</u> | LHLH          | ON  | OFF | ON  | ON    | OFF | ON  | ON  |
|          | LHHL          | ON  | OFF | ON  | ON    | ON  | ON  | ON  |
|          | Lннн          | ON  | ON  | ON  | OFF   | OFF | OFF | OFF |
| <b>₽</b> | H $L$ $L$ $L$ | ON  | ON  | ON  | ON    | ON  | ON  | ON  |
| <b>℃</b> | H L L H       | ON  | ON  | ON  | OFF   | OFF | ON  | ON  |
| <b>₩</b> | ньнь          | ON  | ON  | ON  | OFF   | ON  | ON  | ON  |
| ર        | ньнн          | OFF | OFF | ON  | ON    | ON  | ON  | ON  |
| m        | H $H$ $L$ $L$ | OFF | OFF | OFF | ON    | ON  | OFF | ON  |
| <u> </u> | нньн          | OFF | ON  | ON  | ON    | ON  | OFF | ON  |
| <b>F</b> | нннь          | ON  | OFF | OFF | ON    | ON  | ON  | ON  |
| <b>@</b> | нннн          | ON  | OFF | OFF | OFF   | ON  | ON  | ON  |
|          |               |     |     |     |       |     |     |     |



#### Disseny a nivell de porta



Realització de funcions lògiques mitjançant descodificadors.

Donat que un DEC active-high genera tots els minterms, es poden implementar funcions lògiques amb un DEC i una porta OR amb les entrades connectades als termes de la funció.



Si el DEC proporciona les sortides negades (active-low) es col·loca una porta NAND



Es poden implementar diverses funcions alhora

#### Codificadors

Són circuits combinacionals de 2<sup>n</sup> entrades i n sortides de manera que quan una de les entrades adopta un estat determinat (0 o 1), a la sortida apareix la combinació binària corresponent al número decimal assignat a l'entrada.

| l         | ntr       | Sortides  |               |       |  |  |  |  |
|-----------|-----------|-----------|---------------|-------|--|--|--|--|
| <b>A3</b> | <b>A2</b> | <b>A1</b> | $\mathbf{A0}$ | z1 z0 |  |  |  |  |
| 0         | 0         | 0         | 1             | 0 0   |  |  |  |  |
| 0         | 0         | 1         | 0             | 0 1   |  |  |  |  |
| 0         | 1         | 0         | 0             | 1 0   |  |  |  |  |
| 1         | 0         | 0         | 0             | 1 1   |  |  |  |  |



Per resoldre el problema de que arribin, simultàniament, dues entrades diferents, es dissenyen codificadors amb prioritat: en cas de que arribin dues entrades el codificador donarà, a la sortida, la combinació binària corresponent a l'entrada de valor decimal més alta (a l'exemple, un cas active-low).

- El=entrada d'inhibició
- GS=sortida que permet de connectar més d'un codificador

| EI | $\mathbf{A}_{0}$ | $\mathbf{A}_1$ | $\mathbf{A}_{2}$ | $\mathbf{A}_3$ | $\mathbf{A_4}$ | $A_5$ | $A_6$ | $\mathbf{A}_7$ | $\mathbf{Q}_2$ | $\mathbf{Q}_1$ | $\mathbf{Q}_0$ | GS | EO |
|----|------------------|----------------|------------------|----------------|----------------|-------|-------|----------------|----------------|----------------|----------------|----|----|
| 1  | X                | X              | X                | X              | X              | X     | X     | X              | 0              | 0              | 0              | 1  | 1  |
| 0  | 1                | 1              | 1                | 1              | 1              | 1     | 1     | 1              | 0              | 0              | 0              | 1  | 0  |
| 0  | X                | X              | X                | X              | X              | X     | X     | 0              | 1              | 1              | 1              | 0  | 1  |
| 0  | X                | X              | X                | X              | X              | X     | 0     | 1              | 1              | 1              | 0              | 0  | 1  |
| 0  | X                | X              | X                | X              | X              | 0     | 1     | 1              | 1              | 0              | 1              | 0  | 1  |
| 0  | X                | X              | X                | X              | 0              | 1     | 1     | 1              | 1              | 0              | 0              | 0  | 1  |
| 0  | X                | X              | X                | 0              | 1              | 1     | 1     | 1              | 0              | 1              | 1              | 0  | 1  |
| 0  | X                | X              | 0                | 1              | 1              | 1     | 1     | 1              | 0              | 1              | 0              | 0  | 1  |
| 0  | X                | 0              | 1                | 1              | 1              | 1     | 1     | 1              | 0              | 0              | 1              | 0  | 1  |
| 0  | 0                | 1              | 1                | 1              | 1              | 1     | 1     | 1              | 0              | 0              | 0              | 0  | 1  |

#### **FUNCTION TABLE**

|    |   |   |   | INPUTS |   |   |   |   |    | (          | OUTPUTS    | S  |    |
|----|---|---|---|--------|---|---|---|---|----|------------|------------|----|----|
| EI | 0 | 1 | 2 | 3      | 4 | 5 | 6 | 7 | A2 | <b>A</b> 1 | <b>A</b> 0 | GS | EO |
| Н  | Х | Х | Х | Х      | Х | Х | Х | Х | Н  | Н          | Н          | Н  | Н  |
| L  | Н | Н | Н | Н      | Н | Н | Н | Н | Н  | Н          | Н          | Н  | L  |
| L  | Х | Х | Χ | Х      | Х | Х | Х | L | L  | L          | L          | L  | Н  |
| L  | Х | X | X | Χ      | Х | X | L | Н | L  | L          | Н          | L  | Н  |
| L  | Х | Х | Х | Х      | Х | L | Н | Н | L  | Н          | L          | L  | Н  |
| L  | Х | Х | Х | Х      | L | Н | Н | Н | L  | Н          | Н          | L  | Н  |
| L  | Х | Х | Х | L      | Н | Н | Н | Н | Н  | L          | L          | L  | Н  |
| L  | Х | Х | L | Н      | Н | Н | Н | Н | Н  | L          | Н          | L  | Н  |
| L  | Х | L | Н | Н      | Н | Н | Н | Н | Н  | Н          | L          | L  | Н  |
| L  | L | Н | Н | Н      | Н | Н | Н | Н | Н  | Н          | Н          | L  | Н  |

#### PRIORITY ENCODER



# Codificador amb prioritat 74LS148





#### Convertidors de codi

El convertidor de codi és un circuit combinacional que tradueix d'un codi a un altre. Aquest circuit també es pot realitzar utilitzant un descodificador i connectar les seves sortides a un codificador de forma adient.







# Multiplexors i Demultiplexors

# Multiplexors (MUX)

Multiplexor és un circuit combinacional amb n entrades de dades, m entrades de selecció, tal que n=2<sup>m</sup>, i una sortida. Amb les entrades de selecció es selecciona el valor de l'entrada que apareixerà a la sortida.



#### **Funcionament d'un MUX**



#### Descripció de la funció lògica de sortida que genera un MUX



$$Z = \overline{A} \cdot I_0 + A \cdot I_1$$



$$Z = \overline{A}\overline{B} \cdot I_0 + \overline{A}B \cdot I_1 + A\overline{B} \cdot I_2 + AB \cdot I_3$$

#### Per ampliar el nombre de canals es poden connectar diversos MUXs



#### Per ampliar el nombre de canals es poden connectar diversos MUXs





#### Per ampliar el nombre de canals es poden connectar diversos MUXs

MUX de 16 canals realitzat a partir de 4 MUX de 4 canals i un MUX de 8 canals



# Selecció de grups de dades que van a un BUS

Exemple: Selecció entre dues paraules  $\{x_3,x_2,x_1,x_0\}$  i  $\{y_3,y_2,y_1,y_0\}$  al BUS  $\{Z_3,Z_2,Z_1,Z_0\}$ 

mateixa entrada de selecció de tots els MUXs



## **Demultiplexors**

Demultiplexor és un circuit combinacional amb 1 entrada de dades, m entrades de control i n=2<sup>m</sup> sortides. Segons quina sigui la combinació dels bits de les entrades de selecció, s'enviarà la informació a la sortida corresponent a aquesta combinació de les entrades.





| E | $I_1$ | $I_0$ | $\overline{\mathbf{A}}_{0}$ | $\overline{\mathbf{A}}_{1}$ | $\overline{A}_2$ | $\overline{A}_3$ |
|---|-------|-------|-----------------------------|-----------------------------|------------------|------------------|
| 1 | X     | X     | 1                           | 1                           | 1                | 1                |
| 0 | 0     | 0     | 0                           | 1                           | 1                | 1                |
| 0 | 0     | 1     | 1                           | 0                           | 1                | 1                |
| 0 | 1     | 0     | 1                           | 1                           | 0                | 1                |
| 0 | 1     | 1     | 1                           | 1                           | 1                | 0                |



Si ens fixem el demultiplexor i el decodificador poden realitzar-se amb el mateix circuit.



### **BUFFERS**

- Una sortida d'un circuit lògic només es pot connectar a un número limitat d'entrades (fan-out), sense que es degradi el senyal.
- Per augmentar la connectivitat de la sortida d'un circuit es pot usar un Buffer, que augmenta la capacitat d'excitació d'una sortida.



#### **BUFFERS TriState**

Normalment no es poden connectar dues sortides entre si, (generalment provoca un curcitcuit entre alimentació i massa i la tensió de la sortida sol quedar en un valor intermig entre 0 i 1). Amb un buffer, si es poden connectar diverses sortides entre sí, permetent seleccionar-ne una d'elles.



La entrada de control c inhibeix la sortida

#### **BUFFERS TriState:**

#### Connexió de diversos sistemes digitals a un BUS comú



Generalment les entrades de control provenen d'un DEC (només una pot estar activada)



## **Comparadors**

Són blocs combinacionals que realitzen la comparació de dos números de n bits, entesos com a binaris naturals, i indiquen la relació entre les dues magnituds que es presenten. Tenen 3 sortides: més gran, igual i més petit (**G**,**E**,**L**).

La taula de veritat i un esquema d'un comparador de 2 bits són:

| A | В | Е | G | L |
|---|---|---|---|---|
| 0 | 0 | 1 | 0 | 0 |
| 0 | 1 | 0 | 0 | 1 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 1 | 1 | 0 | 0 |



#### Disseny de Comparadors: Xarxa iterativa

Cada cel·la compara els bits de la seva posició i el resultat de la comparació dels anteriors. Les seves sortides propaguen el resultat de la comparació a la cel·la posterior. I totes les cel·les són iguals.



#### Dissenyem una cel·la

| g <sub>i+1</sub> | $p_{i+1}$ | $A_i$ | B <sub>i</sub> | g <sub>i</sub> | $p_i$ |
|------------------|-----------|-------|----------------|----------------|-------|
| 0                | 0         | 0     | 0              | 0              | 0     |
| 0                | 0         | 0     | 1              | 0              | 1     |
| 0                | 0         | 1     | 0              | 1              | 0     |
| 0                | 0         | 1     | 1              | 0              | 0     |
| 0                | 1         | 0     | 0              | 0              | 1     |
| 0                | 1         | 0     | 1              | 0              | 1     |
| 0                | 1         | 1     | 0              | 0              | 1     |
| 0                | 1         | 1     | 1              | 0              | 1     |
| 1                | 0         | 0     | 0              | 1              | 0     |
| 1                | 0         | 0     | 1              | 1              | 0     |
| 1                | 0         | 1     | 0              | 1              | 0     |
| 1                | 0         | 1     | 1              | 1              | 0     |
| 1                | 1         | 0     | 0              | X              | X     |
| 1                | 1         | 0     | 1              | X              | X     |
| 1                | 1         | 1     | 0              | X              | X     |
| 1                | 1         | 1     | 1              | X              | X     |



# Funcions-Sortides $g_i=0$ propaguen que fins ara $p_i=0$ A=B $g_i=0$ propaguen que fins ara $p_i=1$ A<B $g_i=1$ propaguen que fins ara $g_i=0$ A>B

#### Variables entrada

$$g_{i+1}=0$$
 indiquen que els bits  $p_{i+1}=0$  anteriors són iguals

$$g_{i+1}=0$$
 indiquen que els bits  $p_{i+1}=1$  anteriors són A

$$g_{i+1}=1$$
 indiquen que els bits  $p_{i+1}=0$  anteriors són A>B

$$g_{i+1}=1$$
 No especificat  $p_{i+1}=1$ 



$$g_i = g_{i+1} + \overline{p}_{i+1} \cdot A_i \cdot \overline{B}_i$$

| gp<br>AB | 00 | 01  | 11             | 10 |
|----------|----|-----|----------------|----|
| 00       | 0  | 4 1 | <b>X</b>       | 8  |
| 01       | 1  | 1   | 13<br><b>X</b> | 9  |
| 11       | 3  | 7 1 | 15<br><b>X</b> | 11 |
| 10       | 2  | 6 1 | 14<br><b>X</b> | 10 |

$$p_i = p_{i+1} + \overline{g}_{i+1} \cdot \overline{A}_i \cdot B_i$$

#### Comparadors amb entrades de control

Els comparadors comercials acostumen a ser de 4 o 5 bits (el 7485 és de 4 bits). Tenen 3 sortides que indiquen si un dels números és més gran que l'altre o si són iguals.





També tenen 3 entrades de control que permeten la connexió de dos o més comparadors per tal de realitzar comparació de números de més bits, tal com es mostra:



## Memoria ROM (Read Only Memory)

Memòria de "Només Lectura",

- Una gravació; múltiples lectures
- n línies d'entrada (adreça): 2<sup>n</sup> posicions de memòria
- m línies de sortida (amplada de la paraula guardada)
- quan es posa una determinada adreça, la sortida dóna el valor guardat en la posició seleccionada per l'adreça



| Posició de | Adı | reça | 1  | CONTINGUT |    |    |    |
|------------|-----|------|----|-----------|----|----|----|
| memòria    | A2  | A1   | A0 | D3        | D2 | D1 | D0 |
| MO         | 0   | 0    | 0  | 0         | 1  | 0  | 0  |
| M1         | 0   | 0    | 1  | 0         | 1  | 1  | 1  |
| M2         | 0   | 1    | 0  | 1         | 0  | 1  | 0  |
| M3         | 0   | 1    | 1  | 1         | 1  | 0  | 1  |
| M4         | 1   | 0    | 0  | 0         | 0  | 1  | 0  |
| M5         | 1   | 0    | 1  | 1         | 0  | 1  | 1  |
| M6         | 1   | 1    | 0  | 0         | 1  | 1  | 1  |
| M7         | 1   | 1    | 1  | 0         | 1  | 0  | 0  |

exemple



#### ROM = Matriu AND-OR.

#### (Decodificador-Codificador)



| Posició de | Adı | reça |    | CC | CONTINGUT |    |    |  |  |
|------------|-----|------|----|----|-----------|----|----|--|--|
| memòria    | A2  | A1   | A0 | D3 | D2        | D1 | D0 |  |  |
| MO         | 0   | 0    | 0  | 0  | 1         | 0  | 0  |  |  |
| M1         | 0   | 0    | 1  | 0  | 1         | 1  | 1  |  |  |
| M2         | 0   | 1    | 0  | 1  | 0         | 1  | 0  |  |  |
| М3         | 0   | 1    | 1  | 1  | 1         | 0  | 1  |  |  |
| M4         | 1   | 0    | 0  | 0  | 0         | 1  | 0  |  |  |
| M5         | 1   | 0    | 1  | 1  | 0         | 1  | 1  |  |  |
| M6         | 1   | 1    | 0  | 0  | 1         | 1  | 1  |  |  |
| M7         | 1   | 1    | 1  | 0  | 1         | 0  | 0  |  |  |

Els contactes a les interseccions estableixen el valor guardat (1 o 0)



**Disseny Digital Bàsic** 

#### Diferents maneres d'establir el contacte

WL = Línia de Paraula (world line) BL = Línia de Bit (Bit Line)



Les memòries ROM tenen l'avantatge que són molt ràpides. Per això s'utilitzen per emmagatzemar informació que requereix operacions llargues de realitzar (com productes binaris) en sistemes en que es demana una molt alta velocitat sense importar massa el preu.

Una ROM es pot fer servir per realitzar funcions lògiques amb múltiples sortides,

#### Els tipus bàsics són:

- ROM (programables 1 cop a fàbrica)
- PROM (programables 1 cop per l'usuari)
- EPROM (programables i esborrables)